有源晶振正确的布线需要注意什么事项?

2020-01-14

        一般情况下,晶振(无源晶振)和芯片的距离要尽量靠近一点,那你知不知道有源晶振该如何布线和摆放呢?今天小扬来给大家谈一谈。

  有源晶振也不能输出接长线

  时钟源通常是系统中最严重的EMI辐射源,如果接长线,其结果是长线就成了天线,这在很多应用中是不准许的,所有时钟源都必须尽量靠近相关器件,必要时用多个时钟源,不得以下可以采用多层PCB将时钟连线屏蔽。有源晶振的输出一般是标准TTL规格,至于能驱动多少芯片要看这些芯片的特性。

  时钟布哪一层?

  夹心层,其上下都是覆地

  但这种方法只有在不得以下为之,而且成本未必低于多时钟(多层PCB的价格明显高于双面板),要过某些强制标准的产品尽量不要这么干。

  1. Crystal下不可走线,电路尽量靠近chip端。

  2. trace尽量短,与其他信号需20mil间距,最好使用ground trace与其他信号隔离。

  3.Crystal底下尽量不要走线.,如果是在要走线的话, 不能走线进Crystal pin脚周围50mil之内.,尤其避免高速讯号。

  晶振信号线尽可能短,需要包地(因为有噪声,本质就是怕它影响到别人,或者怕别人影响到他)。尽可能不穿孔,以为一个过孔会有0.5pF的寄生电容,另外,走线粗细要一致。如果您遇到相关晶振技术问题,可以在线咨询我们,20年专业技术工程师将会为您解答!

上一个: 除了工程师,采购也要懂的12点晶振基本参数

下一个: 电脑周边电子配件常用晶振有哪些?

QQ咨询 电话咨询